プロセス・アーキテクチャ最適化モデル

プロセス・アーキテクチャ最適化英語: Process-Architecture-Optimization model)は、Intelが2016年に採用したプロセッサ開発モデルである。この3フェーズモデルでは、ダイの縮小の後に、マイクロアーキテクチャの変更が行われ、その後、最適化が行われる。これは、2006年にIntelが採用した2フェーズのTick-tockモデルを置き換えるものである。Intelによると、以前のモデルは、現在では持続可能なものではなくなっている[1][2][3][4]

世代 プロセス微細化 アーキテクチャ変更 最適化
14nm Broadwell Skylake Kaby Lake
Amber Lake
Coffee Lake
Whiskey Lake
Comet Lake
Cascade Lake
Cooper Lake
10nm Cannon Lake Ice Lake Tiger Lake
Intel 7 Alder Lake
Sapphire Rapids
Raptor Lake
Emerald Rapids
Intel 4 Meteor Lake
Intel 3 Granite Rapids
Sierra Forest
TSMC N3B Arrow Lake
Lunar Lake
Intel 18A Panther Lake
  • 斜体は将来の計画

脚注

編集

関連項目

編集